快速發布采購 管理采購信息

AD5410/AD5420是低成本、高精度、完全集成的12/16位轉換器

時間:2019-9-30, 來源:互聯網, 文章類別:元器件知識庫

特征:12/16位分辨率和單調性;電流輸出范圍:4毫安至20毫安,0毫安至20毫安,或0毫安至24毫安;典型總未調整誤差(TUE)的±0.01%FSR;±3ppm/℃典型輸出漂移;靈活的串行數字接口;片上輸出故障檢測;片上基準(最大10 ppm/℃);輸出電流異步清除功能的反饋/監視;電源(AVDD)范圍;10.8伏至40伏;AD5410arez/AD5420arez;10.8伏至60伏;AD5410ACPZ/AD5420ACPZ;輸出回路符合AVDD-2.5 V;溫度范圍:-40°C至+85°C;24鉛TSSOP和40鉛LFCSP包。

應用:過程控制;執行器控制;PLC;哈特網絡連接。

一般說明

AD5410/AD5420是低成本、高精度、完全集成的12/16位轉換器,提供可編程電流源輸出,旨在滿足工業過程控制應用的要求。輸出電流范圍可編程為4毫安至20毫安、0毫安至20毫安或0毫安至24毫安的超量程功能。輸出開路保護。設備在10.8 V至60 V的電源(AVDD)范圍內工作。輸出回路符合性為0 V至2.5 V。靈活的串行接口與spi、microwire™、qspi™和dsp兼容,并可在3線模式下操作,以最小化隔離應用中所需的數字隔離。該設備還包括上電復位功能,確保設備在已知狀態下通電,以及將輸出設置為所選電流范圍低端的異步清除引腳。未經調整的總誤差通常為±0.01%fsr。

配套產品

哈特調制解調器:AD5700、AD5700-1

術語

相對精度或積分非線性(inl)對于dac,相對精度或積分非線性(inl)是對通過dac傳遞函數端點的直線的最大偏差(單位為%fsr)的測量。典型的inl與代碼圖如圖7所示。

微分非線性(DNL)

差分非線性(dnl)是任意兩個相鄰碼的測量變化與理想1lsb變化之間的差分。指定的最大值為±1 lsb的微分非線性確保了單調性。設計上保證了該dac的單調性。典型的DNL與代碼圖如圖8所示。

未調整總誤差(周二)

總未調整誤差(tue)是一種測量輸出誤差的方法,它考慮了各種誤差,即輸入誤差、偏移誤差、增益誤差、輸出漂移、電源和溫度。TUE以%fsr表示。典型的TUE與代碼圖如圖9所示。

單調性

如果輸出增加或保持不變以增加數字輸入碼,則dac是單調的。AD5410/AD5420在其整個工作溫度范圍內是單調的。

滿標度誤差

滿標度誤差是將滿標度代碼加載到數據寄存器時輸出誤差的度量。理想情況下,輸出應為滿標度-1 LSB。滿標度誤差表示為滿標度范圍的百分比(fsr)。

滿標度誤差溫度系數(tc)這是一種測量滿標度誤差隨溫度變化的方法。滿標度誤差tc用ppm fsr/℃表示。

增益誤差

這是對DAC量程誤差的測量。它是dac傳輸特性的斜率與理想值的偏差,用%fsr表示。增益誤差與溫度的關系圖如圖15所示。

增益誤差溫度系數(tc)這是一種測量增益誤差隨溫度變化的方法。增益誤差tc用ppm fsr/℃表示。

電流環順應電壓

這是I引腳的最大電壓,其輸出電流等于編程值。出電源抑制比psrr指示dac的輸出如何受電源電壓變化的影響。

電壓參考溫度系數(tc)電壓基準tc是測量基準輸出電壓隨溫度變化的一種方法。電壓基準tc使用box方法計算,該方法將tc定義為給定溫度范圍內基準輸出的最大變化,用ppm/℃表示,如下所示:

VRefMax是在整個溫度范圍內測量的最大參考輸出。

V重組蛋白是在整個溫度范圍內測量的最小參考輸出。

V副刊是標稱參考輸出電壓,5 V。

溫度變化是指定的溫度范圍,-40°C至+85°C。

參考負載調節

負載調節是指由于負載電流的特定變化而引起的參考輸出電壓的變化。以ppm/ma表示。

操作理論

AD5410/AD5420是為滿足工業過程控制應用要求而設計的精密數字-電流回路輸出轉換器。它們為產生電流環輸出提供了高精度、全集成、低成本的單片機解決方案。可用電流范圍為0毫安至20毫安、0毫安至24毫安和4毫安至20毫安。用戶可通過控制寄存器選擇所需的輸出配置。

建筑學

AD5410/AD5420的DAC核心架構由兩個匹配的DAC部分組成。簡化的電路圖如圖37所示。12位或16位數據字的四個msb被解碼以驅動15個交換機,e1到e15。每個開關都將15個匹配電阻中的一個連接到接地或參考緩沖器輸出。數據字驅動開關s0至開關s7或開關s0至開關s11的剩余8/12位為8/12位電壓模式r-2r梯形網絡。

從DAC核心輸出的電壓被轉換成電流(見圖38),然后被鏡像到供電軌,這樣應用程序就可以看到電流源相對于地的輸出。

串行接口

AD5410/AD5420由一個多功能的3線串行接口控制,該接口以高達30兆赫的時鐘頻率工作。它們與spi、qspi、microwire和dsp標準兼容。

輸入移位寄存器

輸入移位寄存器為24位寬。在串行時鐘輸入sclk的控制下,數據首先作為24位字加載到設備msb中。數據被記錄在SCLK的上升沿上。輸入移位寄存器由8個地址位和16個數據位組成,如表6所示。24位字無條件地鎖存在鎖存器的上升沿上。不管鎖存器的狀態如何,數據都將繼續計時。在鎖存的上升沿上,輸入移位寄存器中存在的數據被鎖存;也就是說,在鎖存上升沿之前要被鎖存的最后24位是被鎖存的數據。此操作的時序圖如圖2所示。

獨立操作

串行接口與連續和非連續sclk一起工作。只有在對正確數量的數據位進行計時后,鎖存器處于高位時,才能使用連續SCLK源。在門控時鐘模式下,必須使用包含確切時鐘周期數的突發時鐘,并且必須在最后一個時鐘之后將鎖存器取高以鎖存數據。在數據字的msb中計時的sclk的第一個上升沿標記寫入周期的開始。在鎖閂被調高之前,必須對SCLK施加24個上升時鐘邊緣。如果閂鎖在24上升SCLK邊緣之前處于高位,則寫入的數據無效。如果在閂鎖變高之前應用了超過24個上升SCLK邊緣,則輸入數據也無效。

菊花鏈操作

對于包含多個設備的系統,可以使用SDO管腳將多個設備串接在一起,如圖39所示。這種菊花鏈模式可用于系統診斷和減少串行接口線的數量。通過設置控制寄存器的dcen位啟用菊花鏈模式。在數據字的msb中計時的sclk的第一個上升沿標記寫入周期的開始。SCLK連續應用于輸入移位寄存器。如果應用了超過24個時鐘脈沖,則數據會從輸入移位寄存器中波動出來,并出現在SDO線上。此數據已在上一個SCLK下降沿上計時,在SCLK上升沿上有效。通過將第一個設備的sdo連接到鏈中下一個設備的sdin輸入,構造了一個多設備接口。系統中的每個設備需要24個時鐘脈沖。

因此,時鐘周期的總數必須等于24×n,其中n是鏈中AD5410/AD5420設備的總數。當到所有設備的串行傳輸完成時,鎖存器處于高位。這將鎖定菊花鏈中每個設備中的輸入數據。串行時鐘可以是連續時鐘或門控時鐘。

只有在正確的時鐘周期數之后,鎖存器處于高位時,才能使用連續SCLK源。在門控時鐘模式下,必須使用包含確切時鐘周期數的突發時鐘,并且必須在最后一個時鐘之后將鎖存器取高以鎖存數據。時序圖見圖4。

回讀操作

當寫入輸入移位寄存器時,通過設置地址字節和讀取地址來調用回讀模式,如表9和表8所示。對AD5410/AD5420的下一次寫入應該是一個NOP命令,該命令從先前尋址的寄存器中時鐘輸出數據,如圖3所示。默認情況下,SDO管腳被禁用。在為讀取操作對ad5410/ad5420進行尋址之后,鎖存器上的上升沿使sdo pin能夠預期數據被打卡。數據在sdo上打卡后,鎖存器上的上升沿再次禁用(三態)sdo管腳。例如,要讀回數據寄存器,應執行以下順序:

1、將0x020001寫入AD5410/AD5420輸入移位寄存器。這將在選定數據寄存器的情況下為讀取模式配置部件。

2、接下來是第二次寫入,一個nop條件,0x000000。在寫入過程中,來自數據寄存器的數據在SDO線上計時。

通電狀態

當AD5410/AD5420通電時,通電復位電路確保所有寄存器加載零代碼。因此,輸出被禁用(三態)。此外,通電后,讀取內部校準寄存器,并將數據應用于內部校準電路。為了可靠的讀取操作,當DVCC電源通電觸發讀取事件時,AV電源上必須有足夠的電壓。在avdd電源至少達到5v后接通dvcc電源,可以確保這一點。如果dvcc和avdd同時通電,則電源的通電速率應大于,通常為5000伏/秒。如果啟用了內部DVCC,則電源應以高于通常2000 V/sec的速率通電。如果無法實現,只需在通電后向AD5410/AD5420發出重置命令。這將執行通電復位事件,讀取校準寄存器并確保AD5410/AD5420的指定操作。為了確保正確的校準并允許內部參考穩定到其正確的微調值,在成功通電復位后,應允許40微秒。

傳遞函數

對于0毫安至20毫安、0毫安至24毫安和4毫安至20毫安的電流輸出范圍,輸出電流分別表示為:

數據寄存器

通過將輸入移位寄存器的地址字節設置為0x01來尋址數據寄存器。要寫入數據寄存器的數據分別輸入AD5410的位置DB15到位置DB4和AD5420的位置DB15到位置DB0。

控制寄存器

通過將輸入移位寄存器的地址字節設置為0x55來尋址控制寄存器。寫入控制寄存器的數據輸入位置DB15到位置DB0。

復位寄存器

復位寄存器通過將輸入移位寄存器的地址字節設置為0x56來尋址。復位寄存器在位置db0處包含一個復位位。將邏輯寫入高位執行復位操作,將部件恢復到通電狀態。

狀態寄存器

狀態寄存器是只讀寄存器。狀態寄存器位功能。

AD5410/AD5420功能

故障報警

AD5410/AD5420配有一個故障引腳,該引腳是一個開路漏極輸出,允許多個AD5410/AD5420設備連接到一個上拉電阻器以進行全局故障檢測。故障引腳被下列任一故障情況強制激活:

(1)、由于開環電路或電源電壓不足,IOUT電壓試圖升高到符合范圍以上。輸出電流由PMOS晶體管和內部放大器控制,如圖38所示。開發故障輸出的內部電路避免使用具有窗口限制的比較器,因為這需要在故障輸出變為活動之前出現實際輸出錯誤。相反,當輸出級的內部放大器的剩余驅動能力小于約1v時(當輸出pmos晶體管的柵極接近接地時),產生信號。因此,在達到符合性極限之前,故障輸出稍微激活。由于比較是在輸出放大器的反饋回路中進行的,因此輸出精度由其開環增益保持,并且在故障輸出變為激活之前不會發生輸出誤差。

(2)、如果AD5410/AD5420的堆芯溫度超過大約150°C。狀態寄存器的iout fault和overtemp位與fault pin一起使用,以通知用戶故障狀況導致故障管腳被斷言。

異步清除(清除)

清除是一個激活的高清除,清除電流輸出到其編程范圍的底部。必須在最短時間內保持清高,以完成操作。當清除信號返回低時,輸出保持在清除值。預清零值可以通過脈沖鎖存信號低而不計時任何數據來恢復。在清除引腳返回低位之前,無法對新值進行編程。

內部參考

AD5410/AD5420包含一個集成的+5 V電壓基準,初始精度最大為±5 mV,溫度漂移系數最大為10 ppm/℃。參考電壓是緩沖的,外部可供系統內其他地方使用。

外部電流設置電阻器

在圖38中,rset是作為電壓-電流轉換電路的一部分的內部感測電阻器。輸出電流過溫的穩定性取決于rset值的穩定性。AD5410/AD5420的RSET引腳與接地之間可以連接一個外部精度為15 kΩ的低漂移電阻器;這改善了AD5410/AD5420的總體性能。外部電阻通過控制寄存器選擇。

數字電源

默認情況下,DVCC引腳接受2.7 V至5.5 V的電源。或者,通過DVCC選擇引腳,可以在DVCC引腳上輸出內部4.5 V電源,用作系統中其他設備的數字電源或用作上拉電阻器的終端。這種設備的優點是不必將數字電源帶過隔離柵。通過保持DV選擇管腳未連接,啟用內部電源。要禁用內部電源,DVCC選擇應綁定到0 V。DVCC能夠提供高達5毫安的電流。

外部增壓功能

如圖41所示,增加一個外部升壓晶體管,通過減小片上輸出晶體管中的電流(除以外部電路的電流增益),減少了在AD5410/AD5420中耗散的功率。可以使用擊穿電壓bvceo大于40v的分立npn晶體管。

外部升壓能力允許AD5410/AD5420在電源電壓、負載電流和溫度范圍的極端情況下使用。boost晶體管還可用于減少零件中溫度引起的漂移量。這使得片上電壓基準的溫度感應漂移最小化,從而提高了漂移和線性度。

哈特通信

AD5410/AD5420包含一個CAP2引腳,可將一個哈特信號耦合到該引腳中。如果輸出已啟用,則當前輸出上會出現哈特信號。要獲得1毫安的峰-峰電流,CAP2引腳處的信號幅度必須為48毫伏峰-峰。假設調制解調器輸出振幅為500毫伏峰對峰,則其輸出必須衰減500/48=10.42。如果使用該電壓,電流輸出應符合哈特振幅規格。圖42顯示了哈特信號衰減和耦合的推薦電路。

在確定電容器的絕對值時,請確保從調制解調器輸出的fsk未失真。因此,呈現給調制解調器輸出信號的帶寬必須通過1200赫茲和2200赫茲的頻率。推薦值為C1=2.2nF和C2=22nF。為了滿足hart的模擬變化率要求,必須對輸出的轉換率進行數字控制。

數字回轉率控制

AD5410/AD5420的轉換速率控制特性允許用戶控制輸出電流變化的速率。在禁用轉換速率控制功能的情況下,輸出電流在10微秒內以大約16毫安的速率變化。這隨負載情況而變化。要降低回轉率,請啟用回轉率控制功能。通過控制寄存器的sren位啟用該功能,輸出不是直接在兩個值之間轉換,而是以通過控制寄存器可訪問的兩個參數定義的速率進行數字步進。參數為sr時鐘和sr步進。sr時鐘定義數字轉換的更新速率,sr step定義每次更新時輸出值的變化量。這兩個參數一起定義了輸出電流的變化率。表18和表19概述了sr時鐘和sr階躍參數的值范圍。圖43顯示了10 ms、50 ms和100 ms的斜坡時間的輸出電流變化。

當回轉率控制功能啟用時,所有輸出變化在編程的回轉率下改變。如果清除引腳被斷言,輸出以編程的轉換率轉換到零刻度值。通過寫入控制寄存器,輸出可以在其當前值處停止。為了避免停止輸出轉換,在寫入任何AD5410/AD5420寄存器之前,可以讀取轉換激活位以檢查轉換是否完成。任何給定值的更新時鐘頻率對于所有輸出范圍都是相同的。然而,對于給定的步長值,步長在不同的輸出范圍內變化,因為每個輸出范圍的lsb大小不同。任意輸出范圍滿標度變化的可編程回轉時間范圍。通過方程式1獲得的。數字轉換速率控制特性導致電流輸出呈階梯狀,如圖47所示。圖47還顯示了如何通過將電容器連接到CAP1和CAP2引腳來移除階梯,如I濾波電容器部分所述。

濾波電容器出

電容器可以放置在CAP1和AVDD、CAP2和AVDD之間,如圖44所示。

如圖45所示,電容器在電流輸出電路上形成濾波器,降低輸出電流的帶寬和轉換速率。圖46顯示了電容器對輸出電流轉換率的影響。為了顯著降低變化率,需要非常大的電容值,這可能不適合某些應用。在這種情況下,應使用數字回轉率控制特性。如圖47所示,電容器可與數字轉換率控制功能一起使用,作為消除數字代碼增量引起的步進的方法。

輸出電流反饋/監控

為了反饋或監測輸出電流值,可以將一個感測電阻器與輸出引腳串聯,并測量其上的電壓降。除了作為一個附加組件外,電阻器還增加了所需的遵從性電壓。另一種方法是使用已經就位的電阻器。R3就是這樣一個電阻器,它位于AD5410/AD5420的內部,如圖48所示。通過測量R3Sense和Boost引腳之間的電壓,輸出電流的值可以計算如下:

我出=3-(2)其中:虛擬現實R3 我偏壓VR3是R3感應和升壓引腳之間測量的R3兩端的電壓降。我偏壓是流過R3的恒定偏置電流,典型值為444微安。R3電阻R3的電阻值,典型值為40Ω。

R3和IBIAS的公差均為±10%,溫度系數為30 ppm/℃。連接到R3Sense而不是AVDD可避免將具有較大溫度系數的R3內部金屬連接合并在一起,并導致較大誤差。R3與環境溫度的關系圖見圖49,R3與輸出電流的關系圖見圖50。

為了消除由R3和IBIAS公差引起的誤差,可以執行兩次測量校準,如下例所示:

1、程序代碼0x1000,測量IOUT和VR3。在本例中,測量值為:IOUT=1.47965毫安;VR3=79.55446毫伏;

2、程序代碼0xF000,再次測量IOUT和VR3。這次的測量值是:IOUT=22.46754毫安;VR3=946.39628毫伏;

利用此信息和方程2,可生成兩個聯立方程,根據聯立方程可計算R3和Ibias的值,如下所示:

聯立方程1:

聯立方程2:

從這兩個方程中:

方程2變成出虛擬現實3 :

應用程序信息

驅動電感負載

當驅動感應或定義不明確的負載時,在I和GND之間連接一個0.01μF的電容器。這確保了負載超過50mh時的穩定性。沒有最大電容限制。負載的電容性成分可能會導致沉降變慢。

或者,可以將電容器從cap1和/或cap2連接到av以降低電流的轉換速率。數字回轉率控制特性在這種情況下也可能被證明是有用的。

暫態電壓保護

AD5410/AD5420包含ESD保護二極管,可防止正常操作造成的損壞。然而,工業控制環境可以使I/O電路承受更高的瞬態。為了保護AD5410/AD5420不受過高電壓瞬變的影響,可能需要外部電源二極管和浪涌電流限制電阻器,如圖51所示。電阻值的限制條件是,在正常運行期間,I處的輸出電平必須保持在其AV-2.5 V的電壓符合限值內,并且兩個保護二極管和電阻器必須具有適當的功率額定值。進一步的保護可以提供瞬態電壓抑制器(tvs)或transorb。它們既可作為單向抑制器(防止正高壓瞬變)也可作為雙向抑制器(防止正高壓瞬變和負高壓瞬變),并且可用于各種隔離和擊穿電壓額定值。建議保護所有現場連接的節點。

布局指南

在任何精度很重要的電路中,仔細考慮電源和接地回路布局有助于確保額定性能。安裝AD5410/AD5420的印刷電路板(PCB)的設計應使模擬和數字部分分開并限制在板的某些區域。如果AD5410/AD5420位于多個設備需要AGND到DGND連接的系統中,則應僅在一個點進行連接。星形接地點應盡可能靠近設備。

D5410/AD5420應具有10μF的充足電源旁路,并與每個電源上的0.1μF并聯,位置應盡可能靠近封裝,理想情況下應緊靠設備。10μf電容器為鉭珠型。0.1μf電容器應具有低效串聯電阻(esr)和低效串聯電感(esi),如常見的陶瓷類型,它們在高頻下提供低阻抗接地路徑,以處理內部邏輯開關產生的瞬態電流。

AD5410/AD5420的電源線應使用盡可能大的跡線,以提供低阻抗路徑,并減少故障對電源線的影響。時鐘等快速開關信號應使用數字接地屏蔽,以避免將噪聲輻射到電路板的其他部分,且不得在參考輸入附近運行。在sdin和sclk線路之間布線的地線有助于減少它們之間的串擾(在具有單獨接地層的多層板上不需要,但分開這些線路有助于減少串擾)。因為噪聲可以耦合到DAC輸出,所以必須將Refin線路上的噪聲降到最低。

避免數字和模擬信號交叉。板的相對側上的痕跡應彼此成直角。這樣可以減少電路板上的饋通效應。到目前為止,微帶技術是最好的方法,但在雙面板上并不總是可行的。在這種技術中,電路板的組件側專用于接地平面,信號跡線放置在焊料側。

電隔離界面

在許多過程控制應用中,有必要在控制器和被控制單元之間提供隔離屏障,以保護和隔離控制電路,使其免受可能發生的任何危險共模電壓的影響。來自Analog Devices,Inc.的Icoupler®系列產品提供超過2.5千伏的電壓隔離。AD5410/AD5420的串行加載結構是隔離接口的理想結構,因為接口線的數量保持在最小值。圖52顯示了使用ADUM1400與AD5410/AD5420的4通道隔離接口。有關更多信息,請訪問。

微處理器接口2.5

微處理器通過串行總線與AD5410/AD5420接口,串行總線使用與微控制器和DSP處理器兼容的協議。通信信道是由時鐘信號、數據信號和鎖存信號組成的3線(最小)接口。AD5410/AD5420需要一個24位數據字,其數據在SCLK的上升沿有效。

對于所有接口,DAC輸出更新在閂鎖的上升沿啟動。寄存器的內容可以使用readback函數讀取。

熱力和供應考慮因素

AD5410/AD5420的設計最大運行速度

連接溫度為125°C。重要的是,設備不能在導致連接溫度超過該值的條件下運行。如果在最大AV下操作AD5410/AD5420,同時將最大電流(24毫安)直接驅動至接地,則會出現結溫過高的情況。在這種情況下,應控制環境溫度或降低AVDD。

在85℃的最高環境溫度下,24導聯的tssop能耗散1.14w,40導聯的lfcsp能耗散1.21w。

為確保在將24毫安的最大電流直接輸入地面(同時增加4毫安的片上電流)時,結溫不超過125°C,AV應從最大額定值降低,以確保DD包不需要消耗比以前更多的能量 說明(圖53和圖54)

工業、哈特兼容模擬輸出應用

許多工業控制應用對精確控制的電流輸出信號都有要求,而AD5410/AD5420是這類應用的理想選擇。圖55顯示了AD5410/AD5420,用于專門用于工業控制應用的輸出模塊的電路設計。該設計提供了一個支持hart的電流輸出,具有由ad5700/ad5700-1hart調制解調器提供的hart功能,ad5700/ad5700-1hart調制解調器是業界功率最低、占地面積最小的hart兼容ic調制解調器。為了節省更多的空間,AD5700-1提供了一個0.5%精度的內部振蕩器。來自AD5700的hart_-out信號被衰減,并與AD5420的cap2引腳進行交流耦合。有關此配置的更多信息,請參閱應用說明AN-1065。電路注釋CN-0270中提供了將哈特信號耦合到rset引腳的另一種方法(僅適用于外部rset)。使用任何一種配置都會導致AD5700哈特調制解調器輸出調制4毫安至20毫安的模擬電流,而不會影響電流的直流電平。該電路遵循HART通信基金會定義的HART物理層規范。

該模塊由一個24伏的現場電源供電,直接為AV供電。對于瞬變過電壓保護,瞬變電壓抑制器(TV)放置在IOUT和現場電源連接上。一臺24伏電視放在輸入接口上,一臺36伏電視放在現場電源輸入上。為了增加保護,鉗位二極管從IOUT引腳連接到AVDD和GND電源引腳。AD5700 Hart調制解調器的推薦外部帶通濾波器包括一個150 kΩ電阻器,它將電流限制在足夠低的水平,以符合本質安全要求。在這種情況下,輸入具有更高的瞬態電壓保護,因此,即使在最苛刻的工業環境中,也不需要額外的保護電路。

AD5410/AD5420與背板電路之間的隔離配備有ADUM1400和ADUM1200 i耦數字隔離器;有關i耦產品的更多信息,請訪問。AD5410/AD5420的內部生成的數字電源為數字隔離器的場側供電,消除了在隔離柵的場側生成數字電源的需要。AD5410/AD5420數字電源輸出提供高達5毫安的電流,這足以滿足ADum1400和ADum1200在高達1兆赫的邏輯信號頻率下工作時的2.8毫安要求。為了減少所需的隔離器數量,可以將clear等非重要信號連接到gnd和fault,而sdo可以保持不連接,從而將隔離器要求降低到僅3個信號。但是,這樣做會禁用零件的故障警報功能。



技術文章分類
相關技術文章
天海翼种子